技术知识
-
ADAMoracle部署全球节点网络率先推出广域节点报价系统-节点域计算 钢结构标准
ADAMoracle预言机部署全球节点网络,实现无限网络计算,率先推出广域节点报价系统。ADAMoracle预言机其核心功能可以连接成千上万的多元化服务器作为喂价节点进行报价,有效…
-
芯片后仿之SDF 3.0解析(一)-sdd芯片
SDF文件是在VCS/NC-Verilog后仿真运行时将STD/IO/Macro门级verilog中specify的延迟信息替换为QRC/Star-RC抽取的实际物理延时信息,所以…
-
芯片后仿之SDF 3.0解析(二)-芯片sdc是什么意思
上文芯片后仿之SDF 3.0解析(一)论述了SDF3.0的Header Section以及Cell Entries的Delay Entries部分内容,本文继续解析Delay En…
-
芯片后仿之SDF 3.0解析(三)-sdr芯片的缺点
本文接着解析SDF3.0的Timing Checks Entries、Timing Environment Entries两个部分。 (一)SDF3.0 Timing Checks…
-
低功耗之门控时钟设计-低功耗怎么实现
clock gating和power gating是降低芯片功耗的常用手段,相比power gating设计,clock gating的设计和实现更为简单,多在微架构、RTL co…
-
LDO vs DC-DC-doesn’tmatter
一般电源管理芯片就是LDO(low dropout regulator)和DC-DC,芯片升压要选DC-DC,降压可根据需求选DC-DC或者LDO。 LDO:优点是噪声低、静态电流…
-
带隙基准电压(二)-运放结构-带隙基准电路
上文讲解了带隙基准Bandgap电路的基本原理,并给出了一个不带运放的带隙基准电路作为例子,提供了设计仿真,详见带隙基准电压-Bandgap。 先上图,经典Banba结构带隙基准电…
-
AOCV、POCV、LVF时序分析(二)-afr 3600时序
随着半导体工艺的进步以及芯片设计的日趋复杂化,传统OCV约束方式已经越来越不符合45nm及以下工艺的千万门级高速芯片设计。相对于传统OCV在path上设置统一derate值的方法,…
-
ECC纠错算法-错误纠正ecc none
ECC的全称是Error Checking and Correction。以NAND Flash为例,ECC每次对256字节的数据(256行、8列矩阵)进行校验,矩阵每个元素表示一…
-
8B/10B、64B/66B编解码(一)-8b0016
8B/10B编码方案确保“0”码元与“1”码元个数一致,称为直流均衡;确保字节同步易于实现(在一个比特流中找到字节的起始位);对误码率有足够的容忍能力和降低设计复杂度。8B/10B…